|
|

楼主 |
发表于 2009-5-21 22:45:46
|
显示全部楼层
来自: 中国四川成都
摘 要 利用蚀刻平板印刷技术与喷墨印制技术相结合制作薄膜电路。提供了非常高分辨率的蚀刻平板印刷技术用于制作晶体管源电极和漏电极、部分互连和电路电极,可以使用高导电材料。利用喷墨印制技术形成半导体区、绝缘体区、栅电极、特别是横跨点互连的其它部分互连的图案。在喷墨印制技术中能够使用各种不同材料,特别在使用塑料基底时,实质上缓解了与使用多个蚀刻平板印刷步骤相关联的校准困难。
( c" V1 I" A) U# l: O
- h) C. V/ D: k申请人 精工爱普生株式会社
2 l) s E2 S/ | W 0 a8 N2 S( G) n/ F- K* i
地址 日本东京
( Z3 d* K [0 l! \; l$ t, V- ` # A- Q9 G" c3 f* f) T, D' ?
发明(设计)人 武生川濑
) A" o* H; K( t. ? |
& b. T1 A( ~0 Q, ?6 l主分类号 H01L27/15 ! \8 w9 _" X! ?& D
0 Y4 F- ~& E: ?% }1 o3 Y
分类号 H01L27/15 G02F1/1333 G09G3/32 " T# ]: Y9 F4 m1 M
主权项 1.一种电路制作方法,包括利用蚀刻平板印刷技术在基底上形成包括排列于其它导电材料区之间的第一导电材料区的形成图案层;利用喷墨印制技术有选择地印制沉积绝缘体材料,使其延展到至少部分第一导电材料区上以提供绝缘体材料局部区域,使得提供的半导体或导体域延伸到该第一导电材料之上但与之绝缘,并延伸再其它它导电材料区域之间。 8 d! }5 I. U8 E8 V2 A# I
4 Y1 b: J, g, P1 t& ]4 s' f
公开号 1533607
+ Q' ]# z) ]# I& \) f. t8 y+ p+ g5 G
4 R3 d# V$ }5 F公开日 2004-09-29 7 Q3 `% f/ q4 Q. \: z
3 `6 x* b# S4 {9 D- S专利代理机构 中科专利商标代理有限责任公司 3 A* a5 V3 r$ N9 D# l7 @! N: g4 F
3 r: N& e' x( U' h$ a2 F7 p
代理人 朱进桂 ( w' v7 Z' s! e9 h% E. ?
. @6 }% l6 W9 `* @2 S9 S! J7 |
颁证日
6 z/ r/ T; E! h7 ?9 K # o e& u+ u* N
优先权 2002.5.17 GB 0211424.7 * k9 k& t. i ^# b* M: Z# Z
$ v% W/ o" a$ h: H. C% {
国际申请 PCT/GB2003/002131 2003.5.19
" e, C& k3 v2 \ _3 |2 T % ?/ V0 \0 p' ]8 t% e
国际公布 WO2003/098696 英 2003.11.27 % ^' |5 e0 Q3 _4 \) I2 D
4 j- H$ R. A$ ]进入国家日期 2004.01.17 |
|